歡迎參加Xilinx 10月22日FPGA線上座談歡迎參加Xilinx 10月22日FPGA線上座談迎參加Xilinx 10月22日FPGA線上座談迎參加Xilinx 10月22日FPGA線上座談<html>
<head>
<title>中電網線上座談</title>
<meta http-equiv=Content-Type content=text/html; charset=big5>
</head>

<body bgcolor=#FFFFFF text=#000000>
<table width=600 border=0 cellspacing=0 cellpadding=0 align=center>
  <tr> 
    <td><img src=http://www.chinaecnet.com/image/ECN_logo.jpg width=114 height=57></td>
    <td align=right><img src="http://www.chinaecnet.com/image/xilinx_logo.jpg" width="120" height="32"></td>
  </tr>
  <tr> 
    <td colspan=2 height=28><br>
      <br>
      <font face=Arial, Helvetica, sans-serif size=2><b>致</b>:技術研發部,技術支援部,資訊部</font></td>
  </tr>
  <tr> 
    <td colspan=2 height=28><font face=Arial, Helvetica, sans-serif size=2><b>由</b>:中國電子元器件信息交易網 
      </font></td>
  </tr>
  <tr> 
    <td colspan=2 height=28><font face=Arial, Helvetica, sans-serif size=2><b>主題</b>:歡迎參加線上座談</font></td>
  </tr>
  <tr align=center> 
    <td colspan=2 height=40><font face=Arial, Helvetica, sans-serif color=#990000><b><font size=5 color=#CC0000>座談題目:</font><font size=5><font color=#330099> 
      <font size=5 face="Arial, Helvetica, sans-serif"><b>Xilinx ISE 5.1i</b></font><b> 
      新的軟件技術</b></font></font></b></font></td>
  </tr>
  <tr align=center> 
    <td colspan=2 height=90><font face=Arial, Helvetica, sans-serif><b><i><font size=4 color=#CC0000>獎</font></i></b>:<b>凡參加線上座談者均有機會贏
    得<a href="http://www.chinaecnet.com/seminar/seminar_tour_big5.htm" target="_blank">云南&#36793;疆之旅</a>,<a href="http://www.chinaecnet.com/seminar/photo_big5.htm" target="_blank">數碼相機</a>或MP3播放機!!!<br>
      時間:2002年10月22日上午10:00~12:00<br>
      網址:<a href=http://seminar.ChinaECNet.com/Xilinx/big5/>http://seminar.ChinaECNet.com/Xilinx/</a><br>
      請登記: <a href=http://seminar.ChinaECNet.com/Xilinx/big5/register.asp>http://seminar.ChinaECNet.com/Xilinx/register.asp</a></b></font></td>
  </tr>
  <tr> 
    <td colspan=2><font size=2><br>
      中國電子元器件信息交易網(簡稱中電網)與美國賽靈思公司<font face="Arial, Helvetica, sans-serif">(Xilinx 
      Inc.)</font>合作,將在10月22日上午10:00~12:00舉辦該公司在中電網上的第一次線上座談 。這次線上座談的主題是&quot;<b><font face="Arial, Helvetica, sans-serif">Xilinx 
      ISE 5.1i</font> 新的軟件技術</b>&quot;。這一次線上座談會將介紹<font face="Arial, Helvetica, sans-serif">Xilinx</font>推出的&quot;ASIC級&quot;設計工具<font face="Arial, Helvetica, sans-serif">ISE 
      5.1i</font>。 <br>
      <br>
      這種新的軟件技術,能進行真正的增量設計,保存未修改模塊的性能,使風險降至最低並加快了設計編譯時間;提升了<font face="Arial, Helvetica, sans-serif">PACE</font>(管腳和區塊約束編輯器)管理工具,簡化了器件<font face="Arial, Helvetica, sans-serif">I/O</font>口、交互電壓組和差分對鑒別指南的規格;它的結構嚮導<font face="Arial, Helvetica, sans-serif">(Architecture 
      wizards)</font>簡化了業界最快的<font face="Arial, Helvetica, sans-serif">multi-Gbps</font>串行<font face="Arial, Helvetica, sans-serif">transceiver</font>和片上數字時鐘管理功能的設計。其中的宏生成器(<font face="Arial, Helvetica, sans-serif">Macro 
      Builder)</font>通過掌握IP物理數據並保存佈局信息來支持設計重利用。這種新的軟件技術,能使Xilinx PLD的器件密度高達800萬系統門。同去年發佈的版本相比,設計工程師將從中得到以下好處:縮短了一半的編譯時間(編譯速度從100,000提高到200,000門/分鐘),器件速度提高了40%。通過使用ISE 
      5.1i的關鍵新性能,邏輯設計工程師能夠速度更快、風險更小地去完成設計。 <br>
      <br>
      <font face="Arial, Helvetica, sans-serif">PLD</font>器件由於容易設計,更低的開發成本,設計週期短,<font face="Arial, Helvetica, sans-serif">PCB</font>的面積較小等優點,廣泛應用在各種手提和固定設備中。 
      </font></td>
  </tr>
  <tr> 
    <td colspan=2><font size=2><br>
      歡迎廣大電子工程師參加10月22日由中電網和<font face="Arial, Helvetica, sans-serif">Xilinx</font>公司舉辦的&quot;<font face="Arial, Helvetica, sans-serif">Xilinx 
      ISE 5.1i </font>新的軟件技術&quot;線上座談(網址:<a href="http://seminar.ChinaECNet.com/xilinx/big5/" target="_blank">http://seminar.ChinaECNet.com/Xilinx/</a>)。您將學到關鍵的<font face="Arial, Helvetica, sans-serif">ISE 
      5.1i</font>新性能,瞭解這種工具如何幫助您更快速、風險更小地完成設計,並且有機會和Xilinx公司的專家進行網上交流。<br>
      </font></td>
  </tr>
  <tr align=center> 
    <td colspan=2 height=40><font face=Arial, Helvetica, sans-serif size=2 color=#330099><b>如有疑問請致電<font color=#990000>李凜</font> 
      &nbsp;&nbsp;電話:(8610)82888222轉7008</b></font></td>
  </tr>
</table>
</body>
</html>